LA1 M3




1. Jurnal [Kembali]

 


2. Alat dan Bahan [Kembali]
 





  1.  Panel DL 2203C 
  2.  Panel DL 2203D 
  3.  Panel DL 2203S


Jumper

 
3. Rangkaian Simulasi [Kembali]
 
4. Prinsip Kerja [Kembali]
Pada gambar percobaan 1 disana terdapat 1 jenis ic yaitu 4 buah ic 7474, yang mana terhubung secara paralel dan pada ujung di input clk terdapat clk jenis rise time. dan  terdapat 2 buah switch spdt yang mana salah satu pin dari spdt tersebut di pin ke sumber vcc, dan satu pin lagi dari seperti sw 1 di pin ke input U1A, U1B, U2A, U2B, dan di pin secara paralel, ketika dimana kondisi awal dari pin D input nya nol , nilai output dari  Q dan Q'  akan bernilai nol dan satu. dan output dari Q' yang memiliki nilai 1 ke pin D dan nilai output dari  Q dan Q' akan bertukar nilai outputnya menjadi satu dan nol.
 
Pada pengendalian clock percobaan 1, clock hanya di input kan pada Jk Flip flop pertama, sehingga saat T Flip-plop dihubung power, dan clock mula-mula dari nol ke rise time , maka output JK Flip flop pertama tidak terjadi peruba han (tetap 0), begitupun pada Jk flip flop kedua sampai Keempat (tetap 0), maka, mula mula output percobaan berawal dari nol.
5. Video [Kembali]


6. Analisa [Kembali]
 
1. Analisa output percobaan berdasarkan ic yang digunakan?
Pada percobaan kali ini digunakan Jk flip flop mana berdasarkan bentuk / nilai tabel kebenaran jika kondisi rangkaian pada modul yaitu kondisi toogle yang mana inputan j bernilai 1 dan k bernilai 1 maka nilai outputya akan berlawanan dari sebelumnya
 
2. Analisa sinyal output yang dikeluarkan jk flipflop kedua dan ketiga?
Pada penjelasan sebelumnya output nilai ff menggunakan nilai inputan berikutnya yang mana nilai niali dari ff kedua akan menjadi nilai inputan untuk ff yang ketiga  
 
7. Download File [Kembali]
 
  - HTML Download
  - Video Download
  - Rangkaian Download
  - Data sheet IC 7474 Download
  - Datasheet JK FF Dowload  

Comments

Popular posts from this blog